MX25V4006EM1I-13G FLASH - NOR IC de memoria 4Mbit SPI 75 MHz IC de circuitos integrados 8-SOP

Categoría:
circuitos integrados ics
Precio:
Email us for details
Forma de pago:
Paypal, TT, Western Union
Especificaciones
Código de fecha:
Código más reciente
Envío por:
DHL/UPS/FEDEX
Condición:
Nuevo*Original
Garantización:
365 días
Sin plomo:
Conforme a las normas de Rohs
Tiempos de entrega:
Envío inmediato
Paquete:
SOP8
Estilo de montaje:
DSM/SMT
Resaltar:
MX25V4006EM1I-13G
,FLASH - NI memoria IC
,MX25V4006EM1I-13G IC de circuitos integrados
Introducción
MX25V4006EM1I-13G FLASH - NOR IC de memoria 4Mbit SPI 75 MHz 8-SOP
Categoría
|
|
El Sr.
|
|
Serie
|
|
Estado del producto
|
No para nuevos diseños
|
Paquete | El tubo |
DigiKey es programable
|
Verificado
|
Tipo de memoria
|
No volátiles
|
Formato de memoria
|
|
Tecnología
|
FLASH - Ni siquiera
|
Tamaño de la memoria
|
|
Organización de la memoria
|
512K x 8
|
Interfaz de memoria
|
El SPI
|
Frecuencia del reloj
|
75 MHz
|
Escriba el tiempo del ciclo - Palabra, página
|
50 μs, 1 ms
|
Voltagem - Suministro
|
2.35V ~ 3.6V
|
Temperatura de funcionamiento
|
-40 °C ~ 85 °C (TA)
|
Tipo de montaje
|
Montura de la superficie
|
Envase / estuche
|
|
Paquete de dispositivos del proveedor
|
8-SOP
|
Número del producto de base
|
Descripción:
El dispositivo cuenta con una interfaz periférica en serie y un protocolo de software que permite el funcionamiento en un simple
Autobús de cuatro cables.
Las cuatro señales de bus son una entrada de reloj (SCLK), una entrada de datos en serie (SI), una salida de datos en serie (SO) y
un chip selecta (CS#). El acceso en serie al dispositivo está habilitado por la entrada CS#. Cuando está en lectura de salida dual
En el modo SI, los pines SI y SIO1 se convierten en pines SIO0 y SIO1 para la salida de datos.
Después de emitir el comando de programación/borrado, programación/borrado automático
Los algoritmos que programan/borran y verifican laLa página o el sector/bloqueo de las ubicaciones serán
el comando del programa se ejecuta en base de byte, o en base de página, o en base de palabra.
Se ejecuta en el sector, bloque, o todo el chip base.
El registro se incluye para indicar el estado del chip.
estado de finalización de un programa o operación de borrado mediante bit WIP.
Cuando el dispositivo no está en funcionamiento y CS# está en alto, se pone en modo de espera.
El dispositivo utiliza la célula de memoria patentada de Macronix, que almacena confiablemente el contenido de la memoria, incluso después de
100,000 programas y borrar ciclos.
Características
En el caso de los
●Apoya la interfaz periférica en serie - modo 0 y Modo 3
●4,194,304x estructura de 1 bit o 2,097, 152 x 2 bits (doble Modos de salida) estructura
●128 Sectores iguales con 4 bytes cada uno
- Cualquier sector puede ser borrado individualmente.
●8 Bloques iguales con 64K bytes cada uno
- Cualquier bloque puede ser borrado individualmente
●Operación de suministro único de energía
- 2,35 a 3,6 voltios para lectura, borrado y programaciónLas relaciones
●El encendido está protegido a 100mA desde -1V hasta Vcc +1V
El Consejo Europeo
●Alto rendimiento
- Tiempo de acceso rápido: reloj serie de 75 MHz
- Reloj de serie de modo de salida doble: 70MHz
- Tiempo del programa rápido:
0.6ms (típico) y 1ms (máx./página) (256-byte por página)
Tiempo de programación por byte: 9us (típico)
- Tiempo de borrado rápido:
40 ms (normalmente) por sector (4K-byte por sector);
0.4s (tipo/bloque) (64K-byte por bloque)
●Bajo consumo de energía
- Baja corriente de lectura activa:
12 mA (máximo) a 75 MHz y 4 mA (máximo) a 33 MHz
- Baja corriente de programación activa: 15 mA (típico)
- Baja corriente de borrado del sector activo: 9 mA (típico)
- Baja corriente de espera: 15 uA (típico)
-Modo de apagado profundo 2 uA (típico)
● ¿Qué es?Cifra mínima de borrado por programa de 100 000 ciclos
● ¿Qué es?20 años de conservación de datos
Envíe el RFQ
Las existencias:
Cuota de producción:
1pcs