LV810FILFT Clock drivers & distribution buffer/clock driver circuitos integrados de circuitos integrados de circuitos integrados

Las condiciones de los productos de la categoría 1 se aplicarán a los productos de la categoría 2 incluidos en el presente anexo.
,LV810FILFT IC de circuitos integrados
,Circuitos integrados de controlador de reloj IC
LV810FILFT Clock drivers & distribution buffer/clock driver circuitos integrados de circuitos integrados de circuitos integrados
TDI | |
Categoría de producto: | Conductores de relojes y distribución |
La norma RoHS: | Detalles |
Se aplicará el método de evaluación de los riesgos. | |
Las demás: | |
El rollo | |
Cortar la cinta | |
MouseReel es un juego de cartas. | |
Marca: | TDI |
Alturas: | 1.73 mm |
Duración: | 7.2 mm |
Estilo de montaje: | DSM/SMT |
Producto: | Conductores de relojes |
Tipo de producto: | Conductores de relojes y distribución |
Subcategoría: | IC de relojes y temporizadores |
Ancho: | 5.3 mm |
Parte # Alias: | Las demás: |
Peso unitario: | 0.016000 onzas |
Descripción
El ICSLV810 es una baja inclinación de 1,5 V a 2,5 V, 1:10 de salida
Este dispositivo está diseñado específicamente para datos
La gran ventaja de la tecnología de la información y la comunicación
Una sola línea de entrada reduce la carga en el reloj de entrada.
Las salidas de nivel TTL reducen los niveles de ruido de la pieza.
Las aplicaciones son el reloj y la distribución de señales.
Características
●Envasado en QSOP/SSOP de 20 pines
●Split 1:10 fuera del amortiguador
●Disparidad máxima entre las salidas de los diferentes paquetes
0.75 ns
●Duración máxima de propagación de 3,8 ns
●Voltaje de funcionamiento de 1,5 V a 2,5 V en el banco A
●Voltaje de funcionamiento de 1,5 V a 2,5 V en los bancos B y C
●Proceso CMOS avanzado y de bajo consumo
●Rango de temperatura industrial de -40°C a +85°C
● 3,3 V de entrada tolerante cuando VDDA = 2,5 V
●Envases libres de plomo
Descripción
El ICSLV810 es una baja inclinación de 1,5 V a 2,5 V, 1:10 de salida
Este dispositivo está diseñado específicamente para datos
La gran ventaja de la tecnología de la información y la comunicación
Una sola línea de entrada reduce la carga en el reloj de entrada.
Las salidas de nivel TTL reducen los niveles de ruido de la pieza.
Las aplicaciones son el reloj y la distribución de señales.
Características
●Envasado en QSOP/SSOP de 20 pines
●Split 1:10 fuera del amortiguador
●Disparidad máxima entre las salidas de los diferentes paquetes
0.75 ns
●Duración máxima de propagación de 3,8 ns
●Voltaje de funcionamiento de 1,5 V a 2,5 V en el banco A
●Voltaje de funcionamiento de 1,5 V a 2,5 V en los bancos B y C
●Proceso CMOS avanzado y de bajo consumo
●Rango de temperatura industrial de -40°C a +85°C
● 3,3 V de entrada tolerante cuando VDDA = 2,5 V
●Envases libres de plomo
Componentes externos
El ICSLV810 requiere un número mínimo de
componentes para el correcto funcionamiento.
Condensadores de desacoplamiento
Se deben conectar condensadores de desacoplamiento de 0,01 μF
entre VDD y GND, lo más cerca posible de estos pines.
Para un rendimiento óptimo del dispositivo, los condensadores de desacoplamiento
debe montarse en el lado del componente del PCB.
Evite el uso de vías en el circuito de desconexión.
Resistencia de terminación de serie
Cuando el rastreo de PCB entre las salidas del reloj y el
Las cargas son superiores a 1 pulgada, debe utilizarse la terminación de serie.
Las series terminan un rastro 502 (un rastro comúnmente utilizado)
Impedancia) colocar un resistor 33Q2 en serie con la línea del reloj,
el más cerca posible del pin de salida del reloj.
la impedancia de la salida del reloj es 202
Recomendaciones para el diseño de PCB
Para un rendimiento óptimo del dispositivo y una fase de salida más baja
No obstante, en el caso de los vehículos con ruido elevado, deben respetarse las siguientes directrices.
1) Los condensadores de desacoplamiento de 0,01 μF deben montarse en
el lado de los componentes de la placa lo más cerca posible de los pines del VDD,
No se deben utilizar vías entre las
el desacoplamiento de condensadores y pines de VDD.
El pin debe mantenerse lo más corto posible, al igual que el PCB.
rastreo a la tierra a través.
2) Para minimizar la EMI de la serie 332 de resistencia de terminación, si
Se debe colocar cerca de la salida del reloj.