Hogar > productos > circuitos integrados ics > CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 circuitos integrados de SRAM por conductos IC

CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 circuitos integrados de SRAM por conductos IC

Categoría:
circuitos integrados ics
Precio:
Email us for details
Forma de pago:
Paypal, TT, Western Union
Especificaciones
Código de fecha:
Código más reciente
Envío por:
DHL/UPS/FEDEX
Condición:
Nuevo*Original
Garantización:
365 días
Sin plomo:
Conforme a las normas de Rohs
Tiempos de entrega:
Envío inmediato
Paquete:
TQF100
Estilo de montaje:
DSM/SMT
Introducción

CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 SRAM por conducto

CIPRES
Categoría de producto: La SRAM
La norma RoHS: Detalles
4.5 Mbit
256 k x 18
4 años
133 MHz
En paralelo
0 C
+ 70 C
DSM/SMT
Envases
Marca: CIPRES
Tipo de memoria: Las sustancias
Sensibilidad a la humedad: - ¿ Qué?
Tipo de producto: La SRAM
La serie: Se aplicará a los vehículos de la categoría M1 y M2.
Subcategoría: Memoria y almacenamiento de datos
Tipo de vehículo: Sincronizado

 

Descripción funcional
El CY7C1352 es un 3.3V 256K por 18 sincronizado-pipelined Burst SRAM diseñado específicamente para apoyar

sin límite de operaciones de lectura/escritura sin la inserción de estados de espera.

equipado con la lógica avanzada No Bus LatencyTM (NoBLTM) requerida para permitir la lectura/escritura consecutiva

Esta característica mejora drásticamente el rendimiento de los datos.

de la SRAM, especialmente en sistemas que requieren frecuentes transiciones de lectura/escritura.El CY7C1352 es pin/funcionalmente

compatibles con las SRAM ZBTTM MCM63Z819 y MT55L256L18P.

 

Características
• Compatible con pines y funcionalmente equivalente a los dispositivos ZBTTM MCM63Z818 y MT55L256L18P
• Soporta operaciones de bus de 143 MHz con estados de espera cero
Los datos se transfieren en cada reloj
• Control del búfer de salida automático de tiempo interno para eliminar la necesidad de utilizar OE
• Registro completo (ingresos y salidas) para el funcionamiento de tuberías
• Capacidad de escritura de bytes
• 256K x 18 arquitectura de E/S común
• Fuente de alimentación única de 3,3 V
• Tiempos rápidos de reloj a salida
¢ 4,0 ns (para el dispositivo de 143 MHz)
¢ 4,2 ns (para el dispositivo de 133 MHz)
¥ 5,0 ns (para el dispositivo de 100 MHz)
¥ 7,0 ns (para el dispositivo de 80 MHz)
• Pín de activar el reloj (CEN) para suspender la operación
• Escrituras sincronizadas con tiempo automático
• Habilitar la salida asíncrona
• Paquete TQFP de 100 pines de la norma JEDEC
• Capacidad de explosión  orden de explosión lineal o entrelazado
• Baja potencia de espera

CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 circuitos integrados de SRAM por conductos IC

 

  1. Descripción:

    • El CY7C1352S-133AXC es un módulo de RAM estática de doble puerto (SDRAM) síncrono de 512K x 36.
    • proporcionar acceso de alta velocidad a datos en una variedad de aplicaciones, incluidas las redes, las telecomunicaciones y
    • El módulo funciona a una frecuencia de reloj de 133 MHz y tiene una fuente de alimentación de 3,3 V.
  2. Características:

    • 512K x 36 organizaciones
    • Interfaz sincrónica
    • Frecuencia de reloj de 133 MHz
    • 3Fuente de alimentación de 3 V
    • Arquitectura de doble puerto para operaciones de lectura y escritura simultáneas
    • Modo de espera de baja potencia
    • Rango de temperatura industrial (de -40 °C a +85 °C)
    • Disponible en un paquete TQFP de 100 pines
  3. Aplicaciones:

    • Equipo de red
    • Sistemas de telecomunicaciones
    • Automatización industrial
    • Sistemas de almacenamiento y recuperación de datos
    •  

CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 circuitos integrados de SRAM por conductos IC

 

CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 circuitos integrados de SRAM por conductos IC

CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 circuitos integrados de SRAM por conductos IC

 

Envíe el RFQ
Las existencias:
Cuota de producción:
1pcs