8T49N241-031NLGI FemtoClock NG Traductor de frecuencia universal Circuitos integrados IC

8T49N241-031NLGI FemtoClock NG Traductor de frecuencia universal Circuitos integrados IC
TDI | |
Categoría de producto: | Traductor de frecuencia |
La norma RoHS: | Detalles |
VFQFN | |
Estándar | |
Marca: | TDI |
Subcategoría: | Circuitos integrados IC |
Tipo de vehículo: | JFET |
Peso unitario: | - ¿Qué quieres decir? |
Descripción general
El 8T49N241 tiene un PLL de retroalimentación fraccionaria que se puede usar como atenuador de jitter y trans1ador de frecuencia.
Está equipado con un número entero y tres divisores de salida fraccionaria, lo que permite la generación de hasta cuatro
frecuencias de salida, que van desde 8 kHz hasta 1 GHz.
Estas frecuencias son completamente independientes entre sí, las frecuencias de referencia de entrada y el cristal
El dispositivo no impone prácticamente ninguna restricción a la conversión de la frecuencia de entrada a la de salida.
La mayoría de los países de la Unión Europea (UE) han adoptado medidas para apoyar todas las tasas de FEC, incluida la nueva revisión de la Recomendación G.709 (2009) de la UIT-T.
Error de conversión de 0 ppm. Las salidas pueden seleccionar entre LVPECL, LVDS, HCSL o LVCMOS.
Esto hace que sea ideal para ser utilizado en cualquier aplicación de síntesis de frecuencia, incluyendo 1G, 10G, 40G y 100G
Ethernet síncrono, OIN y SONET/SDH, incluidas las tasas de FEC de la UIT-T G.709 (2009).
El 8T49N241 admite hasta dos relojes de entrada diferenciados o de extremo único y un cristal de modo fundamental.
El PLL interna1 puede bloquearse en cualquiera de los relojes de referencia de entrada o simplemente en el crysta1 para comportarse como un
el PLL puede utilizar la segunda entrada para una copia de seguridad redundante de la referencia de entrada primaria,
pero en este caso, ambas referencias de reloj de entrada deben estar relacionadas en frecuencia.
El dispositivo admite el cambio de referencia sin golpes entre los relojes de entrada.
para Pérdida de señal (LOS), y genera una alarma cuando se detecta un fallo del reloj de entrada.
Las opciones de conmutación manual de referencia hit1ess son compatibles.
relojes sin espacios.
El 8T49N241 admite la retención. La retención tiene una precisión inicial de +50ppB desde el punto donde
Se ha detectado la pérdida de todas las referencias de entrada aplicables. Se mantiene un historial.
punto de funcionamiento medio para el PLL al que se puede regresar en suspensión a una pendiente de fase imitada.
El PLL tiene un ancho de banda 1oop seleccionable por registro de 0,2 Hz a 6,4 kHz.
El dispositivo admite entradas de salida habilitar y reloj seleccionar y bloquear,
Las salidas de estado de retención y pérdida de tiempo.
El dispositivo es programable a través de una interfaz I2C.
Configuración de registro para leer desde una EEPROM externa.
Se recomienda un software para un rendimiento óptimo del dispositivo.
Aplicaciones
●Equipo OTN o SONET 1 SDH
●Gigabit y Terabit IP conmutadores 1 routers incluidos sincronizados
Conexión Ethernet
●Transmisión de vídeo