8T49N234NLGI Femto Reloj NG Traductor de frecuencia universal Circuitos integrados IC

Categoría:
circuitos integrados ics
Precio:
Email us for details
Forma de pago:
Paypal, TT, Western Union
Especificaciones
Código de fecha:
Código más reciente
Envío por:
DHL/UPS/FEDEX
Condición:
Nuevo*Original
Garantización:
365 días
Sin plomo:
Conforme a las normas de Rohs
Tiempos de entrega:
Envío inmediato
Paquete:
VFQFN
Estilo de montaje:
DSM/SMT
Introducción
8T49N234NLGI FemtoClock NG Traductor de frecuencia universal Circuitos integrados IC
TDI | |
Categoría de producto: | Traductor de frecuencia |
La norma RoHS: | Detalles |
VFQFN | |
Estándar | |
Marca: | TDI |
Subcategoría: | Circuitos integrados IC |
Tipo de vehículo: | JFET |
Peso unitario: | - ¿Qué quieres decir? |
- Descripción:
- El 8T49N234 tiene un PLL de retroalimentación fraccionaria que se puede utilizar como
Un atenuador de jitter y un transductor de frecuencia.
número entero y un divisor de salida fraccionario, lo que permite la generación de
hasta dos frecuencias de salida diferentes, que van desde 8 kHz hasta 1 GHz.
Estas frecuencias son completamente independientes entre sí, las
Las frecuencias de referencia de entrada y la frecuencia de referencia de cristal.
El dispositivo no impone prácticamente ninguna restricción a la frecuencia de entrada y salida
En la actualidad, el FEC es el único sistema de conversión de los precios de los precios de los precios de los precios de los precios de los precios.
Recomendación G. 709 (2009) de la UIT-T.
Las salidas pueden seleccionarse entre LVPECL LVDS, HCSL o
Los niveles de salida de LVCMOS.
Esto lo hace ideal para ser utilizado en cualquier síntesis de frecuencia
aplicación, incluidas las aplicaciones 1G, 10G, 40G y 100G
Ethernet, OTN y SONET/SDH, incluido el ITU-T G.709 (2009) FEC
las tasas.
El 8T49N234 acepta un reloj de entrada diferencial o de extremo único
El PLL interno puede bloquear a
el reloj de referencia de entrada o simplemente al cristal para comportarse como un
Se utiliza una segunda referencia de entrada (FBIN) como
la entrada de retroalimentación externa para la funcionalidad de búfer de retraso cero.
El dispositivo supervisa ambas referencias de entrada para la pérdida de señal (LOS),
y genera una alarma cuando se detecta un fallo de referencia de entrada.
El PLL tiene un ancho de banda de bucle seleccionable por registro de 0.2Hz a
6. 4 kHz. El dispositivo se inicia con la salida Q0 fijada en 12 MHz, y
La salida Q1 está a 6 MHz, el ancho de banda del bucle a 25 Hz, el reloj de entrada.
CLK está configurado en 6MHz.
El dispositivo admite la salida habilitar, entradas y bloqueo y estado de LOS
los resultados.
El dispositivo es programable mediante una interfaz I2C. - Características
●Apoya los relojes SDH SONET y Ethernet síncrono
incluidas todas las conversiones de la tasa FEC
●480 fs RMS de frecuencia típica (incluidos los espolones): 12 kHz a 5 MHz
●Modos de funcionamiento: sintetizador, atenuador de vibración
Funciona desde un cristal de modo fundamental de 10 MHz a 50 MHz o
Oscilador externo de 10 MHz a 125 MHz
. Acepta un reloj de entrada LVPECL. LVDS, LVHSTL o LVCMOS
- - Acepta frecuencias que van desde 8 kHz hasta 875 MHz
- - Control de las entradas del reloj
, Genera dos LVPECL / LVDS / HCSL o cuatro dispositivos LVCMOS
Productos
- frecuencias de salida que van desde 8 kHz hasta 1,0 GHz
(diferencial)
- frecuencias de salida que van desde 8 kHz hasta 250 MHz (LVCMOS)
- Un divisor entero que oscila entre +4 y +786.420
- Tres divisores de salida fraccionados (véase Divisores de salida)
●Configuración del ancho de banda del bucle programable de 0,2 Hz a 6,4 kHz
- - Opcional función de golpe rápido
●Cuatro pines de IO de uso general con soporte opcional para el estado
control: .
- Dos salidas permiten que las entradas de control proporcionen control sobre el
las salidas del dispositivo
1 Salidas de alarma de bloqueo y pérdida de señal
Pín de interrupción de desagüe abierto
●Registro programable mediante I2C
●Modios de alimentación de 2.5V o 3.3V completos, soporte de 1.8V para LVCMOS
las salidas, los GPIO y los pines de control
● Temperatura de funcionamiento ambiente de -40°C a 85°C
●Embalaje: 40QFN, libre de plomo (RoHS 6)
- El 8T49N234 tiene un PLL de retroalimentación fraccionaria que se puede utilizar como
- Aplicaciones típicas
●Equipo OTN o SONET/SDH
●Conmutadores / routers IP de gigabit y terabit, incluidos los sincronizados
Conexión Ethernet
●Transmisión de vídeo
Envíe el RFQ
Las existencias:
Cuota de producción:
1pcs