Hogar > productos > circuitos integrados ics > 74LVT240PW 118 Buffer Invertir 2 elementos 4 bits por elemento 3-estado salida 20-TSSOP

74LVT240PW 118 Buffer Invertir 2 elementos 4 bits por elemento 3-estado salida 20-TSSOP

Categoría:
circuitos integrados ics
Precio:
Email us for details
Forma de pago:
Paypal, TT, Western Union
Especificaciones
Código de fecha:
Código más reciente
Envío por:
DHL/UPS/FEDEX
Condición:
Nuevo*Original
Garantización:
365 días
Sin plomo:
Conforme a las normas de Rohs
Tiempos de entrega:
Envío inmediato
Paquete:
TSSOP-20
Estilo de montaje:
DSM/SMT
Introducción
74LVT240PW 118 Buffer Invertir 2 elementos 4 bits por elemento 3-estado salida 20-TSSOP
Nexperia
Categoría de producto: Buffers y conductores de línea
La norma RoHS: Detalles
8 Entrada
8 Producción
Inversión
- 32 mA
64 mA
3 mA
3.6 V
2.7 V
12 mA
- 40 ° C.
+ 85 C
DSM/SMT
TSSOP-20: las instrucciones de los equipos de control.
El rollo
Cortar la cinta
MouseReel es un juego de cartas.
Marca: Nexperia
Función: El buffer/conductor de línea
Alturas: 0.95 mm (máximo)
Tipo de señal de entrada: Con una sola finalidad
Duración: 6.6 mm (máximo)
La familia lógica: El LVT
Número de canales: 8
Voltado de alimentación de funcionamiento: 3.3 V
Tipo de salida: 3 Estados
Tipo de producto: Buffers y conductores de línea
Tiempo de retraso de propagación: 2.5 ns a 3,3 V
2500
Subcategoría: Interfaces lógicas
Corriente de suministro - máximo: 12 mA
Tecnología: BiCMOS
Ancho: 4.5 mm (máximo)
Parte # Alias: 935176340118
Peso unitario: 0.000212 onzas

 

Características

• Interfaz de bus octal

• búferes de 3 estados• Capacidad de salida: +64 mA y -32 mA

• Niveles de conmutación de entradas y salidas TTL

• Interfaz de entrada y salida con sistemas de 5 V

• Las entradas de datos de retención de bus eliminan la necesidad de resistencias de tracción externas para contener entradas no utilizadas

• Se permite la inserción y extracción de animales vivos

• Puesta en marcha de 3 estados

• No hay carga de corriente de bus cuando la salida está ligada a un bus de 5 V

• Protección contra el cierre de las llaves – JESD78 Clase II superior a 500 mA

• Protección contra ESD:Método MIL STD 883 3015: más de 2000 V MM JESD22-A115-A más de 200 V

 

Descripción

El 74LVT240 es un producto BiCMOS de alto rendimiento diseñado para el funcionamiento VCC a 3,3 V.

una invertidora octalEl dispositivo presenta dos pines de salida que permiten el acceso a la red de autobuses.

(1OE, 2OE), cada una de las cuales controla cuatro de lasSalidas de 3 estados.

 

Diagrama funcional

74LVT240PW 118 Buffer Invertir 2 elementos 4 bits por elemento 3-estado salida 20-TSSOP

 

Información de fijación

74LVT240PW 118 Buffer Invertir 2 elementos 4 bits por elemento 3-estado salida 20-TSSOP

Descripción del pin

74LVT240PW 118 Buffer Invertir 2 elementos 4 bits por elemento 3-estado salida 20-TSSOP

 

Características

• Interfaz de bus octal

• búferes de 3 estados• Capacidad de salida: +64 mA y -32 mA

• Niveles de conmutación de entradas y salidas TTL

• Interfaz de entrada y salida con sistemas de 5 V

• Las entradas de datos de retención de bus eliminan la necesidad de resistencias de tracción externas para contener entradas no utilizadas

• Se permite la inserción y extracción de animales vivos

• Puesta en marcha de 3 estados

• No hay carga de corriente de bus cuando la salida está ligada a un bus de 5 V

• Protección contra el cierre de las llaves – JESD78 Clase II superior a 500 mA

• Protección contra ESD:Método MIL STD 883 3015: más de 2000 V MM JESD22-A115-A más de 200 V

 

Descripción

El 74LVT240 es un producto BiCMOS de alto rendimiento diseñado para el funcionamiento VCC a 3,3 V.

una invertidora octalEl dispositivo presenta dos pines de salida que permiten el acceso a la red de autobuses.

(1OE, 2OE), cada una de las cuales controla cuatro de lasSalidas de 3 estados.

 

 

 

 

74LVT240PW 118 Buffer Invertir 2 elementos 4 bits por elemento 3-estado salida 20-TSSOP

74LVT240PW 118 Buffer Invertir 2 elementos 4 bits por elemento 3-estado salida 20-TSSOP

 

74LVT240PW 118 Buffer Invertir 2 elementos 4 bits por elemento 3-estado salida 20-TSSOP

 

Envíe el RFQ
Las existencias:
Cuota de producción:
1pcs