Hogar > productos > circuitos integrados ics > GS8662D36BD-250 SRAM 1.8 o 1.5V 2M x 36 72M SRAMCircuitos integrados IC

GS8662D36BD-250 SRAM 1.8 o 1.5V 2M x 36 72M SRAMCircuitos integrados IC

Categoría:
circuitos integrados ics
Precio:
Email us for details
Forma de pago:
Paypal, TT, Western Union
Especificaciones
Código de fecha:
Código más reciente
Envío por:
DHL/UPS/FEDEX
Condición:
Nuevo*Original
Garantización:
365 días
Sin plomo:
Conforme a las normas de Rohs
Tiempos de entrega:
Envío inmediato
Paquete:
BGA-165
Estilo de montaje:
DSM/SMT
Introducción
GS8662D36BD-250 SRAM 1.8 o 1.5V 2M x 36 72M
Tecnología GSI
Categoría de producto: La SRAM
La norma RoHS: No
72 Mbit
2 M x 36
250 MHz
En paralelo
1.9 V
1.7 V
730 mA
0 C
+ 70 C
DSM/SMT
BGA-165
Envases
Marca: Tecnología GSI
Tipo de memoria: DDR
Sensibilidad a la humedad: - ¿ Qué?
Tipo de producto: La SRAM
La serie: Se trata de un sistema de control de las emisiones de gases de escape.
Subcategoría: Memoria y almacenamiento de datos
Nombre comercial: Sigma Cuad-II
Tipo de vehículo: Sigma Cuad-II

 

Los GS8662D36BD están construidos de acuerdo con el estándar de pin out de Sigma Quad-II SRAM para E/S separado
Las SRAM sincrónicas.497Las SRAMs GS8662D36BD Sigma Quad
son sólo un elemento de una familia de SRAM HSTL I/O de baja potencia y bajo voltaje diseñados para operar a velocidades
Se trata de un proyecto de investigación y desarrollo que tiene como objetivo desarrollar un sistema de redes de alto rendimiento económico.

Características clave

  • Interfaz de lectura y escritura simultánea Sigma QuadTM
  • Pinar y empaquetar según el estándar JEDEC
  • Interfaz de doble tasa de datos doble
  • Byte Escribir controles muestreados en el tiempo de entrada de datos
  • Explosión de 4 Leer y escribir
  • 1.8 +100 V/~100 mV de fuente de alimentación del núcleo
  • 1Interfaz HSTL de 5 V o 1,8 V
  • Operación de lectura por conducto
  • Pipelines de lectura y escritura totalmente coherentes
  • Pín ZQ para la potencia del accionamiento de salida programable
  • Escaneo de límites compatible con IEEE 1149.1 JTAG
  • Compatible con los dispositivos actuales de 144 Mb
  • Se trata de un sistema de control de velocidad y de un sistema de control de velocidad.
  • Se dispone de un paquete BGA de 165 frenos compatible con RoHS
  • Familia de productos de 64 MB o 72 MB
  • Modo predeterminado para SCD x36 Interleaved Pipeline

Interfaz Simultánea de Lectura y Escritura SigmaQuadTM• Pinout y paquete estándar JEDEC• Dual

Interfaz de doble velocidad de datos• Controles de escritura de bytes muestreados en el tiempo de entrada de datos• Explosión de 4 lectura y escritura•

1.8 V +100/ ¥100 mV fuente de alimentación del núcleo• 1,5 V o 1,8 V Interfaz HSTL• Función de lectura por conducto• Completamente coherente

• Pín ZQ para la potencia de la unidad de salida programable• Límites compatibles con IEEE 1149.1 JTAG

• Compatible con los dispositivos actuales de 144 Mb• 165-bump, 13 mm x 15 mm, 1 mm de inclinación de la columna BGA•

Se dispone de un paquete BGA de 165 colgadas compatible con RoHSSigmaQuadTM Family OverviewEl GS8662D08/09/18/36BD

Se construyen de conformidad con el estándar de inserción de SRAM SigmaQuad-II para SRAM I/Osincrónicas separadas.

Tienen 75 años.497Las SRAMs GS8662D08/09/18/36BD SigmaQuad SRAMs son sólo uno de los elementos de la

Una familia de SRAM de baja potencia y baja tensiónHSTL I/O diseñadas para operar a las velocidades necesarias para implementar

sistemas de redes de alto rendimiento económicos.

GS8662D36BD-250 SRAM 1.8 o 1.5V 2M x 36 72M SRAMCircuitos integrados IC

GS8662D36BD-250 SRAM 1.8 o 1.5V 2M x 36 72M SRAMCircuitos integrados IC

 

 

GS8662D36BD-250 SRAM 1.8 o 1.5V 2M x 36 72M SRAMCircuitos integrados IC

 

Envíe el RFQ
Las existencias:
Cuota de producción:
1pcs